Xilinx
Проектирование последовательных КИХ-фильтров в системе Xilinx System Generator с применением библиотеки Reference BlockSet/DSP
В статье предлагается рассмотреть проектирование двух последовательных КИХ-фильтров на четыре отвода для реализации в базисе ПЛИС в системе Xilinx System Generator с использованием блока умножения и накопления (MAC-блока), линии задержки сигнала на основе адресуемого сдвигового регистра и двухпортовой блочной памяти, сконфигурированной для работы в различных режимах. Журнал "Компоненты и технологии №6-2015 Релиз Vitis Al 2.0 от Xilinx
Компания Xilinx обновила свою среду разработки приложений искусственного интеллекта Vitis AI. Теперь разработчикам доступна версия 2.0, которую можно скачать совершенно свободно с репозитория Xilinx по ссылке https://github.com/Xilinx/Vitis-AI
По сравнению с предыдущей версией, 1.4, в новом релизе содержится большое количество улучшений, среди которых:
добавлена поддержка платформ VCK190, VCK5000 и Alveo U55C;
добавлена поддержка новых версий пакетов ИИ: Pytorch v.1.8–1.9, Tensorflow v.2.4–2.6;
22 новые готовые к применению модели добавлены в Model Zoo: Solo, Yolo-X, UltraFast, ... Мощный ускоритель Alveo U55C для высокопроизводительных вычислений и больших данных от Xilinx
Компания Xilinx представила карту-ускоритель Alveo U55C и новый стандартизированный API, позволяющий развернуть программное обеспечение на целом кластере ПЛИС. Ускоритель Alveo U55C обеспечивает отличную производительность на 1 Вт для высокопроизводительных вычислений (HPC) и легко масштабируется с помощью кластерного решения Xilinx HPC.
Ускоритель Alveo U55C содержит множество ключевых функций, необходимых для современных высокопроизводительных вычислений. Он обеспечивает высокий параллелизм конвейеров данных, эффективное управление памятью, оптимизированное перемещение данных по конвейеру ... Разработка КИХ-фильтров в системе Xilinx System Generator САПР ISE Design Suite
Цель данной статьи — показать, как влияет формат представления чисел, используемый при разработке устройств ЦОС в системе Matlab/Simulink с применением библиотек System Generator, на результаты функционального моделирования в САПР ПЛИС Xilinx ISE Design Suite 14.4. Журнал "Компоненты и технологии №5-2015 ПЛИС Xilinx семейства UltraScale+ и перспективы их применения
В феврале 2015 года компания Xilinx опубликовала предварительные технические сведения о новой аппаратной платформе FPGA и программируемых системах на кристалле. Новое семейство, названное UltraScale+, будет производиться с соблюдением 16 нм технологических норм на базе технологии FinFET компании TSMC. Особый интерес представляют микросхемы семейства Zynq, в которых существенно улучшена процессо... Журнал "Компоненты и технологии №4-2015 
