Первая структурированная схема ASIC для 5G, искусственного интеллекта, облачных систем и периферийных вычислений от Intel

Первая структурированная схема ASIC для 5G, искусственного интеллекта, облачных систем и периферийных вычислений от Intel

В рамках Intel FPGA Technology Day компания представила Intel eASIC N5X — первое семейство структурированных микросхем eASIC, которое содержит процессорную подсистему (Hard Processor System, HPS), совместимую с Intel FPGA. Решение позволяет клиентам переносить собственные проекты на структурированные ASIC, в том числе c использованием аппаратной процессорной подсистемы FPGA, что повышает энергоэффективность и снижает стоимость. Intel eASIC N5X призвано увеличить производительность приложений, использующих 5G, технологий на базе ИИ, а также облачных и периферийных вычислений.

FPGA характеризуются малым временем вывода на рынок и высокой гибкостью при реализации пользовательских проектов, в то время как ASIC и структурированные устройства eASIC обеспечивают лучшую производительность, обладают низкой ценой и уровнем энергопотребления. FPGA оптимальны для инновационных исследований и являются лучшим вариантом для разработки технологий следующего поколения. Программирование FPGA дает клиентам возможность быстро разрабатывать аппаратное обеспечение для решения конкретных задач и адаптировать его к изменению стандартов по мере необходимости — так, как это случилось на ранних этапах развертывания сетей 5G и при переходе к концепции открытых сетей RAN.

Инновационные микросхемы Intel eASIC N5X обеспечивают на 50% меньшее энергопотребление и до 50% меньшую стоимость по сравнению с FPGA, обладая при этом более коротким временем вывода на рынок и меньшими затратами на разработку по сравнению с ASIC. Это дает клиентам возможность создавать высокопроизводительные специализированные решения с оптимальным энергопотреблением. Кроме того, устройства на базе Intel eASIC N5X удовлетворяют ключевые потребности клиентов в безопасности, поскольку содержат защищенный блок управления (Secure Device Management, SDM), наследованный из семейства FPGA Intel Agilex и обеспечивающий функции безопасной загрузки, аутентификации и защиты от несанкционированного доступа.

Добавить комментарий

Ваш адрес email не будет опубликован. Обязательные поля помечены *