• Комплект Icicle для разработки СнК ПЛИС PolarFire на основе архитектуры RISC-V от Microchip
      Компания Microchip Technology предлагает первый в отрасли комплект разработчика СнК ПЛИС на базе RISC-V для PolarFire — недорогой системы-на-кристалле с малым потреблением. Комплект Icicle Development Kit для СнК ПЛИС PolarFire позволяет объединить усилия многих партнеров по экосистеме Mi-V, чтобы ускорить реализацию проектов и их промышленное внедрение в разных отраслях. Теперь у разработчиков СнК ПЛИС на базе архитектуры RISC-V появилась возможность приступить к проектированию и оценить широкий ряд экосистемной продукции RISC-V, к которой относятся операционные системы реального времени ...
    • RISC-V RISC-V обеспечивает инновационную архитектуру процессоров для SoC FPGA
      Компания Microchip Technology Inc. (далее — Microchip) объявила о выпуске нового семейства PolarFire SoC, которое имеет потребление на 50% меньше, чем микросхемы конкурентов и, соответственно, упрощает решения по отводу тепла. PolarFire SoC — первая в мире система-на-кристалле с детерминированным когерентным кластером процессоров новой архитектуры RISC-V и детерминированной подсистемой памяти L2, позволяющими создавать приложения жесткого реального времени на основе ОС Linux. Для компании Microchip всегда были важны не только структура системы команд (например, открытая и свободная система ...
    • Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM
      Новая ПЛИС Virtex UltraScale+ VU57P от компании Xilinx разработана с целью удовлетворить постоянно растущие потребности клиентов в вычислительной мощности, объеме памяти и скорости чтения/записи данных. Благодаря наличию 16G HBM DRAM, приемопередатчиков 58G PAM4 и высокоскоростных интерфейсов, Virtex UltraScale+ VU57P по праву может считаться одной из самых высокопроизводительных ПЛИС (программируемая логическая интегральная схема) в своем классе. Virtex UltraScale+ VU57P обладает высокой пропускной способностью и вычислительной мощностью, что делает ее прекрасным выбором для использования в ...
    • Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса
      Компания Xilinx объявила о выпуске первой в отрасли 20-нанометровой программируемой вентильной матрицы (FPGA), полностью устойчивой к космическому излучению. Микросхема Kintex UltraScale XQRKU060 со сверхвысокой пропускной способностью предназначена для использования в спутниках и космических кораблях. По словам производителя, возможность «неограниченного» переконфигурирования в процессе эксплуатации и более чем 10-кратное повышение скорости цифровой обработки сигналов по сравнению с аналогичными FPGA предыдущего поколения делают новинку идеально подходящей для применения в космосе. Как ...
    • Microchip PolarFire Программируемое машинное зрение с ПЛИС PolarFire
      Решения PolarFire Smart Embedded Vision открывают новые возможности для внедрения «умных», подключаемых к сети безопасных систем, которые для принятия решений используют визуальные данные. Отмеченные наградами ПЛИС PolarFire компании Microchip потребляют до 50 % меньше мощности, чем конкурирующие устройства на базе статической памяти с произвольным доступом (SRAM). Снабженные гибко настраиваемыми интерфейсами, большой памятью и цифровым сигнальным процессором (DSP), ПЛИС PolarFire идеально подходят для среднеполосных (4K/2K) систем обработки изображений и видеопотоков. Это не имеющее ...
    • Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов
      Корпорация Microchip анонсировала появление нового семейства радиационно стойких ПЛИС RT PolarFire FPGA, которые соответствуют современным требованиям, предъявляемым к полезной нагрузке КА по скорости обработки данных, пропускной способности, энергопотреблению и тепловыделению. В настоящее время разработчики бортовой аппаратуры (БА) космических аппаратов (КА) используют при создании систем радиационно стойкие ПЛИС, отвечающие целям космических миссий по надежности и бесперебойности работы в условиях космоса в течение долгого срока активного существования, способные выдерживать жесткие ...
  • Новости

    29.07.2022 Набор Kria KR260 Robotics Starter Kit от Xilinx 27.07.2022 Ускорение выполнения приложений ИИ с Vitis AI 2.5 от Xilinx 30.03.2022 Расширение сфер применения микросхем Qorvo 23.03.2022 AMD завершила сделку по приобретению Xilinx 22.03.2022 Отладочные платы на серийных чипах Versal от Xilinx 18.02.2022 Релиз Vitis Al 2.0 от Xilinx
  • События

    Календарь событий

Проектирование процессорных ядер. Часть 2. Программная модель и микроархитектура

В статье рассматриваются вопросы практического проектирования конвейеризованных процессорных ядер. С учетом большого разнообразия доступных процессоров и развития компонентной базы программируемых логических интегральных схем появляется возможность не только изучить подходы к проектированию процессоров, но и применить софт-процессор в практическом проекте на базе ПЛИС. Подразумевается использов...

Создание защищенных пользовательских приложений на базе СнК SmartFusion2 компании Microsemi.
Часть 8. Технология SPPS. Протоколы и аппаратное обеспечение

Продолжается рассмотрение решения компании Microsemi, называемого «доверенное программирование микросхем в недоверенном окружении» (Secure Production Programming Solution, SPPS). Оно основано на использовании аппаратных модулей криптографической защиты (Hardware Security Module, HSM1) и позволяет в полевых условиях обновлять критичное ПО (firmware) для микроконтроллеров и конфигурацию ПЛИС. Кро...

Проектирование процессорных ядер.
Часть 1. Цели, задачи, инструменты

Проектирование процессоров является несомненно актуальным направлением современной электроники. Процессоры уверенно ассоциируются с высокотехнологичными изделиями, и владение методикой их проектирования открывает широкие возможности для организации или специалиста. Вместе с тем в настоящее время явно недостаточно русскоязычной литературы, освещающей практические вопросы проектирования процессор...

Обработка радиолокационной информации: ПЛИС или графические процессоры?

Хотя графические процессоры общего назначения дают высокую пиковую производительность для операций с плавающей точкой, ПЛИС обладают более привлекательными уровнями производительности для таких операций. Более того, ПЛИС корпорации Altera теперь поддерживают стандарт OpenCL — используемый в графических процессорах.

Проектирование встраиваемых микропроцессорных систем на базе расширяемых процессорных платформ семейства Zynq 7000 AP SoC в САПР Xilinx ISE Design Suite. Часть 1

Продолжаем цикл статей по вопросам практического использования кристаллов расширяемых процессорных платформ Extensible Processing Platform (EPP) семейства Zynq 7000 AP SoC, выпускаемых фирмой Xilinx. В предыдущей публикации [10] были представлены основные этапы и средства автоматизированного проектирования встраиваемых микропроцессорных систем, реализуемых на базе указанных кристаллов. В настоя... Журнал "Компоненты и технологии №4-2014

Проектирование цифровых устройств на базе ПЛИС фирмы Xilinx в САПР серии Vivado HLx Design Suite. Часть 19

Кроме вычисления уточненных значений временных параметров сигналов разрабатываемого устройства, САПР серии Xilinx Vivado HLx Design Suite предоставляет возможность углубленного анализа проекта, реализованного в кристалле программируемой логики или расширяемой процессорной платформы. Перед выполнением указанного анализа рекомендуется установить требуемые параметры этого процесса.

Какие архитектуры ПЛИС можно разрабатывать с использованием САПР VTR 8.0

В статье предлагается рассмотреть некоторые особенности архитектурного файла САПР VTR 8.0 (Verilog to Routing) [1, 2], используемого для проектирования академических ПЛИС типа FPGA с одноуровневой структурой трассировочных ресурсов, когда конфигурируемые логические блоки (КЛБ) окружены с четырех сторон межсоединениями горизонтальных и вертикальных трассировочных каналов, равномерно распределенн...

Программный драйвер для работы с разными видами интерфейсов SPI

В статье описан программный драйвер для работы с разными видами интерфейсов SPI (Serial Peripheral Interface), реализующий переключение линии ввода-вывода при передачи данных через программируемую логическую интегральную схему (ПЛИС).

Проектирование КИХ-фильтра на умножителе методом правого сдвига и сложения в базисе ПЛИС

Самые быстрые умножители состоят из двумерной матрицы одноразрядных сумматоров и называются матричными умножителями. Наиболее распространены матричные умножители по схемам Бо-Вулли и Пезариса, а также древовидного формата. В отличие от умножителей, использующие метод сдвига и сложения, матричный умножитель представляет собой законченную логическую схему без элементов памяти. Реализовывать такие...

Средства автоматизированного проектирования и этапы разработки встраиваемых микропроцессорных систем на базе расширяемых процессорных платформ семейства Zynq‑7000 AP& SoC-2.
Часть 2

Для минимизации затрат при разработке встраиваемых микропроцессорных систем, реализуемых на базе кристаллов XC7Z010, XC7Z020 и XC7Z030, можно рекомендовать свободно распространяемые редакции средств автоматизированного проектирования фирмы Xilinx ISE WebPACK и Vivado WebPACK. Эти редакции САПР позволяют выполнить все рассмотренные этапы процесса проектирования, за исключением внутрикристальной ...