• Комплект Icicle для разработки СнК ПЛИС PolarFire на основе архитектуры RISC-V от Microchip
      Компания Microchip Technology предлагает первый в отрасли комплект разработчика СнК ПЛИС на базе RISC-V для PolarFire — недорогой системы-на-кристалле с малым потреблением. Комплект Icicle Development Kit для СнК ПЛИС PolarFire позволяет объединить усилия многих партнеров по экосистеме Mi-V, чтобы ускорить реализацию проектов и их промышленное внедрение в разных отраслях. Теперь у разработчиков СнК ПЛИС на базе архитектуры RISC-V появилась возможность приступить к проектированию и оценить широкий ряд экосистемной продукции RISC-V, к которой относятся операционные системы реального времени ...
    • RISC-V RISC-V обеспечивает инновационную архитектуру процессоров для SoC FPGA
      Компания Microchip Technology Inc. (далее — Microchip) объявила о выпуске нового семейства PolarFire SoC, которое имеет потребление на 50% меньше, чем микросхемы конкурентов и, соответственно, упрощает решения по отводу тепла. PolarFire SoC — первая в мире система-на-кристалле с детерминированным когерентным кластером процессоров новой архитектуры RISC-V и детерминированной подсистемой памяти L2, позволяющими создавать приложения жесткого реального времени на основе ОС Linux. Для компании Microchip всегда были важны не только структура системы команд (например, открытая и свободная система ...
    • Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM
      Новая ПЛИС Virtex UltraScale+ VU57P от компании Xilinx разработана с целью удовлетворить постоянно растущие потребности клиентов в вычислительной мощности, объеме памяти и скорости чтения/записи данных. Благодаря наличию 16G HBM DRAM, приемопередатчиков 58G PAM4 и высокоскоростных интерфейсов, Virtex UltraScale+ VU57P по праву может считаться одной из самых высокопроизводительных ПЛИС (программируемая логическая интегральная схема) в своем классе. Virtex UltraScale+ VU57P обладает высокой пропускной способностью и вычислительной мощностью, что делает ее прекрасным выбором для использования в ...
    • Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса
      Компания Xilinx объявила о выпуске первой в отрасли 20-нанометровой программируемой вентильной матрицы (FPGA), полностью устойчивой к космическому излучению. Микросхема Kintex UltraScale XQRKU060 со сверхвысокой пропускной способностью предназначена для использования в спутниках и космических кораблях. По словам производителя, возможность «неограниченного» переконфигурирования в процессе эксплуатации и более чем 10-кратное повышение скорости цифровой обработки сигналов по сравнению с аналогичными FPGA предыдущего поколения делают новинку идеально подходящей для применения в космосе. Как ...
    • Microchip PolarFire Программируемое машинное зрение с ПЛИС PolarFire
      Решения PolarFire Smart Embedded Vision открывают новые возможности для внедрения «умных», подключаемых к сети безопасных систем, которые для принятия решений используют визуальные данные. Отмеченные наградами ПЛИС PolarFire компании Microchip потребляют до 50 % меньше мощности, чем конкурирующие устройства на базе статической памяти с произвольным доступом (SRAM). Снабженные гибко настраиваемыми интерфейсами, большой памятью и цифровым сигнальным процессором (DSP), ПЛИС PolarFire идеально подходят для среднеполосных (4K/2K) систем обработки изображений и видеопотоков. Это не имеющее ...
    • Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов
      Корпорация Microchip анонсировала появление нового семейства радиационно стойких ПЛИС RT PolarFire FPGA, которые соответствуют современным требованиям, предъявляемым к полезной нагрузке КА по скорости обработки данных, пропускной способности, энергопотреблению и тепловыделению. В настоящее время разработчики бортовой аппаратуры (БА) космических аппаратов (КА) используют при создании систем радиационно стойкие ПЛИС, отвечающие целям космических миссий по надежности и бесперебойности работы в условиях космоса в течение долгого срока активного существования, способные выдерживать жесткие ...
  • Новости

    29.07.2022 Набор Kria KR260 Robotics Starter Kit от Xilinx 27.07.2022 Ускорение выполнения приложений ИИ с Vitis AI 2.5 от Xilinx 30.03.2022 Расширение сфер применения микросхем Qorvo 23.03.2022 AMD завершила сделку по приобретению Xilinx 22.03.2022 Отладочные платы на серийных чипах Versal от Xilinx 18.02.2022 Релиз Vitis Al 2.0 от Xilinx
  • События

    Календарь событий

СнК, БМК или ПЛИС:
выбор варианта исполнения цифровой интегральной схемы

Разработчики цифровой аппаратуры широко применяют программируемые логические интегральные схемы (ПЛИС). Однако во многих случаях для решения тех же задач целесообразно выбирать другие варианты исполнения цифровых схем — например, базовые матричные кристаллы (БМК) или специализированные заказные интегральные схемы, в частности системы-на-кристалле (СнК). В статье описаны области применения трех ...

Проектирование встраиваемых микропроцессорных систем на базе расширяемых процессорных платформ семейства Zynq 7000 AP SoC в САПР Xilinx ISE Design Suite. Часть 3

Продолжение. Начало в № 4`2014 В данной части статьи рассматривается создание модуля описания верхнего уровня иерархии проекта разрабатываемой встраиваемой системы и подготовка файла временных и топологических ограничений проекта ее аппаратной части. Журнал "Компоненты и технологии №6-2014

Проектирование встраиваемых микропроцессорных систем на базе расширяемых процессорных платформ семейства Zynq 7000 AP SoC в САПР Xilinx ISE Design Suite. Часть 2

Продолжение. В этой части статьи рассмотрены следующие этапы проектирования ВМПС: Включение IP-компонентов периферийных устройств, конфигурируемых на базе ресурсов программируемой логики PL, в спецификацию аппаратной платформы MHS Настройка параметров конфигурирования периферийного ядра AXI General Purpose IO Проверка и редактирование шинных соединений э... Журнал "Компоненты и технологии №5-2014

Базовый маршрут разработки ПЛИС Altera Cyclone V SOC FPGA с аппаратной процессорной системой ARM Cortex A9 на примере стартового отладочного комплекта SoCrates и референсного дизайна EBV Elektronik. Часть 2

Первая часть настоящей статьи, в которой рассмотрены возможности пакета системной интеграции Qsys, интегрированной в основной пакет проектирования Altera Quartus 2, опубликована в предыдущем номере журнала [1]. Вторая часть продолжает рассказ о маршруте разработки на SOC FPGA от Altera и посвящена вопросам создания в ПО Altera SOC EDS (Embedded Development Suite), пакета поддержки платы BSP и ...

Изучение основ цифровой обработки сигналов с помощью учебного лабораторного стенда LESO2.1

В статье [1] рассмотрено проектирование умножителя целых положительных чисел, представленных в прямом коде размерностью 4×4, методом правого сдвига и сложения (MAC-блок), а в работе [2] проектирование умножителя целых чисел со знаком, представленных в дополнительном коде. В обоих случаях использовались приемы умножения, изложенные в [3], управляющие автоматы являлись оригинальными и были разраб...

Построение систем с процессором Microblaze на отладочной плате Nexys 4 в САПР Vivado

В статье рассматриваются вопросы создания систем с процессором Microblaze в САПР Vivado с применением нового инструмента IP Integrator. Процесс проектирования для ПЛИС Artix 7 показан на простейшем проекте, включающем ввод данных с переключателей и обмен по последовательному интерфейсу. Программное обеспечение реализуется в SDK. Приведены результаты проверки работоспособности созданной системы ...

Управление матричным преобразователем частоты в элементном базисе программируемой логики

В статье рассмотрены алгоритмы управления структурными компонентами матричного преобразователя частоты в виде последовательного соединения активного выпрямителя и автономного инвертора на основе ШИМ-регули-рования среднетактовых значений пульсирующего напряжения питания. Дается пример программно-аппаратной реализации данных алгоритмов с помощью однокристальной системы управления на базе ПЛИС фи...

Разработка приложений для СнК SmartFusion2 с использованием Libero SoC и SoftConsole.
Часть 11. Бюджетный программатор-отладчик для ПЛИС и СнК Microsemi

Важным условием успешной и быстрой разработки встраиваемого приложения является наличие надежных, удобных в работе аппаратных средств отладки. В статье рассмотрен программатор FlashPro5 от Microsemi, который позволяет выполнить сборку бюджетных версий программаторов — отладчиков кода ВПО для ПЛИС и СнК Microsemi.

Проектирование процессорных ядер. Часть 2. Программная модель и микроархитектура

В статье рассматриваются вопросы практического проектирования конвейеризованных процессорных ядер. С учетом большого разнообразия доступных процессоров и развития компонентной базы программируемых логических интегральных схем появляется возможность не только изучить подходы к проектированию процессоров, но и применить софт-процессор в практическом проекте на базе ПЛИС. Подразумевается использов...

Создание защищенных пользовательских приложений на базе СнК SmartFusion2 компании Microsemi.
Часть 8. Технология SPPS. Протоколы и аппаратное обеспечение

Продолжается рассмотрение решения компании Microsemi, называемого «доверенное программирование микросхем в недоверенном окружении» (Secure Production Programming Solution, SPPS). Оно основано на использовании аппаратных модулей криптографической защиты (Hardware Security Module, HSM1) и позволяет в полевых условиях обновлять критичное ПО (firmware) для микроконтроллеров и конфигурацию ПЛИС. Кро...