Проектирование для ПЛИС Xilinx с применением языков высокого уровня в среде Vivado HLS

Увеличение логической емкости FPGA делает актуальным переход к новым системам проектирования, которые были бы способны обеспечить эффективное заполнение современных FPGA с приемлемой трудоемкостью. Языки описания аппаратуры, такие как VHDL и Verilog, недостаточно эффективны для решения этой проблемы при объемах программируемых микросхем в сотни тысяч логических ячеек. В настоящее время ведущий ...

Проектирование умножителя методом правого сдвига и сложения с управляющим автоматом в базисе ПЛИС

Для проектирования КИХ-фильтров в базисе процессоров цифровой обработки сигналов (ЦОС-процессор) используется общепринятая методика умножения с накоплением с применением так называемых MAC-блоков из-за отсутствия встроенных комбинационных умножителей [1].

Проектирование схем автоматической регулировки усиления на базе программируемых аналоговых микросхем Anadigm

В статье приведены два метода реализации схем автоматической регулировки усиления на базе программируемых аналоговых микросхем Anadigm. Один из методов предусматривает динамическое изменение элементов схемы и их параметров во время работы с помощью внешнего микропроцессора.

MicroZed — семейство унифицированных модулей для отладки и реализации встраиваемых микропроцессорных систем, проектируемых на основе платформ фирмы Xilinx серии Zynq-7000 AP SoC

Программируемые системы на кристалле (All Programmable System-on-Chip, AP SoC) семейства Zynq-7000 [1–7], серийное производство которых компания Xilinx активно наращивает в настоящее время, получают все более широкое распространение в разнообразных областях применения. Такая тенденция обусловлена, в первую очередь, оптимальным сочетанием функциональных возможностей процессорной системы с архите...

Системы электропитания для СБИС программируемой логики — без компромиссов!

При создании современного электронного оборудования разработчики сталкиваются с необходимостью улучшения его функциональности, роста производительности, повышения скоростей системных шин, увеличения объемов используемой памяти. Для решения этих задач приходится создавать устройства с высокой плотностью монтажа и использовать новые малогабаритные электронные компоненты, как правило, имеющие неск...

Конвертирование проектов цифровых устройств, разрабатываемых на основе ПЛИС и полностью программируемых систем на кристалле фирмы Xilinx в среде ISE Design Suite, в формат САПР Vivado Design Suite. Часть 3

В заключительной части статьи рассмотрены установка параметров размещения и трассировки конвертированного проекта разрабатываемого устройства или встраиваемой микропроцессорной системы, корректировка параметров генерации конфигурационной последовательности для конвертированного проекта разрабатываемого устройства или встраиваемой микропроцессорной системы, установка параметров управления IP-ядр...

Libero SoC — быстрый старт

В статье описаны первые шаги в освоении САПР Libero SoC для работы с ПЛИС фирмы Microsemi. Материал предназначен для разработчиков, уже имеющих опыт работы с ПЛИС других производителей.

Российские IP-ядра стандарта SpaceWire

В совсем недавнем прошлом общепринятой моделью контрактного производства была модель, при которой производитель конечного продукта использовал в своем устройстве микросхемы и электронные компоненты разных компаний. Теперь, в связи со стремительным ускорением темпов развития полупроводниковой отрасли, постоянным выходом новых продуктов и увеличением их логических объемов, интеграция проникла нам...

Проектирование систолических КИХ-фильтров в базисе ПЛИС с помощью системы моделирования ModelSim-Altera

В статье рассмотрены основные особенности проектирования цифровых фильтров на примере систолического КИХ-фильтра в САПР ПЛИС Quartus II версии 11.1 Web Edition. Начиная с версии 10.0 из САПР Quartus II исключен векторный редактор, а моделирование предлагается вести с помощью различных симуляторов высокоуровневых языков описания аппаратурных средств, например Active-HDL, Riviera-Pro, ModelSim и ...

Программирование ПЛИС CPLD фирмы Altera в составе смешанной JTAG-цепочки средствами САПР Quartus II с помощью кабеля ByteBlaster II Download Cable

Статья посвящена практическим вопросам конфигурации ПЛИС фирмы Altera через диагностический интерфейс JTAG в составе цепочки из кристаллов различных производителей. Рассмотрена схема загрузочного кабеля, аналогичного фирменному кабелю ByteBlaster II, сопрягающему персональный компьютер или рабочую станцию с интерфейсом JTAG через параллельный порт LPT. Описан пример смешанной цепочки кристаллов...