Компания Microchip Technology предлагает первый в отрасли комплект разработчика СнК ПЛИС на базе RISC-V для PolarFire — недорогой системы-на-кристалле с малым потреблением. Комплект Icicle Development Kit для СнК ПЛИС PolarFire позволяет объединить усилия многих партнеров по экосистеме Mi-V, чтобы ускорить реализацию проектов и их промышленное внедрение в разных отраслях.
Теперь у разработчиков СнК ПЛИС на базе архитектуры RISC-V появилась возможность приступить к проектированию и оценить широкий ряд экосистемной продукции RISC-V, к которой относятся операционные системы реального времени ...
Компания Microchip Technology Inc. (далее — Microchip) объявила о выпуске нового семейства PolarFire SoC, которое имеет потребление на 50% меньше, чем микросхемы конкурентов и, соответственно, упрощает решения по отводу тепла. PolarFire SoC — первая в мире система-на-кристалле с детерминированным когерентным кластером процессоров новой архитектуры RISC-V и детерминированной подсистемой памяти L2, позволяющими создавать приложения жесткого реального времени на основе ОС Linux.
Для компании Microchip всегда были важны не только структура системы команд (например, открытая и свободная система ...
Новая ПЛИС Virtex UltraScale+ VU57P от компании Xilinx разработана с целью удовлетворить постоянно растущие потребности клиентов в вычислительной мощности, объеме памяти и скорости чтения/записи данных. Благодаря наличию 16G HBM DRAM, приемопередатчиков 58G PAM4 и высокоскоростных интерфейсов, Virtex UltraScale+ VU57P по праву может считаться одной из самых высокопроизводительных ПЛИС (программируемая логическая интегральная схема) в своем классе. Virtex UltraScale+ VU57P обладает высокой пропускной способностью и вычислительной мощностью, что делает ее прекрасным выбором для использования в ...
Компания Xilinx объявила о выпуске первой в отрасли 20-нанометровой программируемой вентильной матрицы (FPGA), полностью устойчивой к космическому излучению. Микросхема Kintex UltraScale XQRKU060 со сверхвысокой пропускной способностью предназначена для использования в спутниках и космических кораблях.
По словам производителя, возможность «неограниченного» переконфигурирования в процессе эксплуатации и более чем 10-кратное повышение скорости цифровой обработки сигналов по сравнению с аналогичными FPGA предыдущего поколения делают новинку идеально подходящей для применения в космосе.
Как ...
Решения PolarFire Smart Embedded Vision открывают новые возможности для внедрения «умных», подключаемых к сети безопасных систем, которые для принятия решений используют визуальные данные. Отмеченные наградами ПЛИС PolarFire компании Microchip потребляют до 50 % меньше мощности, чем конкурирующие устройства на базе статической памяти с произвольным доступом (SRAM).
Снабженные гибко настраиваемыми интерфейсами, большой памятью и цифровым сигнальным процессором (DSP), ПЛИС PolarFire идеально подходят для среднеполосных (4K/2K) систем обработки изображений и видеопотоков. Это не имеющее ...
Корпорация Microchip анонсировала появление нового семейства радиационно стойких ПЛИС RT PolarFire FPGA, которые соответствуют современным требованиям, предъявляемым к полезной нагрузке КА по скорости обработки данных, пропускной способности, энергопотреблению и тепловыделению.
В настоящее время разработчики бортовой аппаратуры (БА) космических аппаратов (КА) используют при создании систем радиационно стойкие ПЛИС, отвечающие целям космических миссий по надежности и бесперебойности работы в условиях космоса в течение долгого срока активного существования, способные выдерживать жесткие ...
Все статьи цикла
Отчет об асинхронных задержках распространения сигналов в аппаратной части проектируемой микропроцессорной системы
Для генерации отчета об асинхронных задержках распространения сигналов в аппаратной части разрабатываемой встраиваемой системы необходимо перед выполнением фазы размещения и трассировки проекта в кристалле на странице Place and Route Properties диалоговой панели параметров этапа реализации (рис. 55) установить индикатор состояния параметра Generate Asynchronous Delay Report в положение «включено». При установленном состоянии указанного индикатора после ... Журнал "Компоненты и технологии №12'2014
В статье предлагается рассмотреть примеры проектирования КИХ-фильтров в базисе ПЛИС с применением генератора параметризированных ядер XLogiCORE IP и vhdl-файлов в САПР Xilinx ISE Design Suite, а также использование сторонних средств синтеза логики, в частности синтезатора Synplicity Synplify для переноса проектов из САПР печатных плат OrCad в САПР ПЛИС Xilinx ISE Design Suite. Журнал "Компоненты и технологии №11-2014
В статье рассматриваются нюансы процесса размещения и трассировки аппаратной части проектируемой микропроцессорной системы в кристалле, конфигурировании выводов кристалла расширяемой процессорной платформы, отчет о сигналах синхронизации и физических ресурсах, используемых в каждом регионе тактирования программируемой логики. Журнал "Компоненты и технологии №11'2014
Для управления движением головки различных устройств с системами позиционирования используются специализированные микропроцессоры. От их производительности зависит скорость работы всего устройства в целом. В качестве альтернативы микропроцессору для повышения производительности предлагается использовать FPGA. Тогда появляется возможность осуществлять параллельно процессы управления и контроля р... Журнал "Компоненты и технологии №10-2013
В статье предложено синтезируемое описание модулей управления динамическим сдвигом фазы в блоках управления тактовой частотой в ПЛИС 7 й серии фирмы Xilinx. Приведены текстовые описания модулей и осциллограммы натурных испытаний, а также необходимые формулы расчета выполняемого сдвига фазы. Журнал "Компоненты и технологии №10-2014
Раздел отчета с заголовком IOB Properties предоставляет подробное описание параметров блоков ввода/вывода кристалла, используемых при реализации аппаратной части проектируемой микропроцессорной системы. Журнал "Компоненты и технологии №10'2014
В этой части мы рассмотрим вопросы, связанные с конфигурацией микросхем и с программированием флэш-памяти, предназначенной для загрузки конфигурации. Также будет приведено очень краткое описание языка STAPL. Журнал "Компоненты и технологии №10-2014
После выбора микросхемы Flash-памяти, используемой для хранения конфигурационной информации проектируемого устройства, контроля ее состояния и выполнения подготовительных операций, рассмотренных в [42], можно приступать к процессу программирования ППЗУ.
Данная статья завершает цикл публикаций, посвященный проектированию софт-процессоров с использованием ПЛИС. Рассматриваются вспомогательные инструменты разработки — организация загрузки программы и отладки, а также основные подходы к разработке кросс-компиляторов для вновь создаваемых процессорных архитектур.