Использование проектных ограничений формата xdc в САПР Vivado для работы с ПЛИС Xilinx

Одним из нововведений САПР Vivado, предназначенной для разработки проектов на базе ПЛИС Xilinx серии 7 и последующих поколений, является переход к формату xdc (Xilinx Design Constraints) для описания проектных ограничений. Этот формат полностью заменил использовавшийся ранее ucf (User Constraints File), следовательно, для полноценной работы с Vivado необходимо освоить xdc. Возможности этого фор...

Проектирование параллельных КИХ-фильтров в базисе ПЛИС

Перемножители сигналов играют ключевую роль в проектировании высокопроизводительных цифровых фильтров. В статье показаны различные варианты реализации КИХ-фильтров с использованием перемножителей на мегафункциях ALTMULT_ACCUM, ALTMULT_ADD и ALTMEMMULT САПр Quartus II компании Altera [1] в базисе ПЛИС. Авторы также сосредоточили свое внимание на реализации умножения методом правого сдвига с нако...

ZedBoard — эффективный инструмент разработки и отладки встраиваемых микропроцессорных систем, проектируемых на основе расширяемых вычислительных платформ фирмы Xilinx семейства Zynq-7000 AP SoC

В начале текущего года фирма Xilinx приступила к серийному производству программируемых систем на кристалле All Programmable System-On-Chip (AP SoC) семейства Zynq-7000.

Расширение семейства программируемых систем на кристалле Zynq-7000 AP SoC

В 2013 году фирма Xilinx, увеличивая объемы серийного производства программируемых систем на кристалле семейства Zynq-7000 (All Programmable System-On-Chip, AP SoC), существенно расширила состав этой серии. Вместо четырех типов кристаллов, анонсированных ранее, в семействе Zynq-7000 AP SoC будут представлены шесть модификаций расширяемых процессорных платформ (Extensible Processing Platform, EP...