• Комплект Icicle для разработки СнК ПЛИС PolarFire на основе архитектуры RISC-V от Microchip
      Компания Microchip Technology предлагает первый в отрасли комплект разработчика СнК ПЛИС на базе RISC-V для PolarFire — недорогой системы-на-кристалле с малым потреблением. Комплект Icicle Development Kit для СнК ПЛИС PolarFire позволяет объединить усилия многих партнеров по экосистеме Mi-V, чтобы ускорить реализацию проектов и их промышленное внедрение в разных отраслях. Теперь у разработчиков СнК ПЛИС на базе архитектуры RISC-V появилась возможность приступить к проектированию и оценить широкий ряд экосистемной продукции RISC-V, к которой относятся операционные системы реального времени ...
    • RISC-V RISC-V обеспечивает инновационную архитектуру процессоров для SoC FPGA
      Компания Microchip Technology Inc. (далее — Microchip) объявила о выпуске нового семейства PolarFire SoC, которое имеет потребление на 50% меньше, чем микросхемы конкурентов и, соответственно, упрощает решения по отводу тепла. PolarFire SoC — первая в мире система-на-кристалле с детерминированным когерентным кластером процессоров новой архитектуры RISC-V и детерминированной подсистемой памяти L2, позволяющими создавать приложения жесткого реального времени на основе ОС Linux. Для компании Microchip всегда были важны не только структура системы команд (например, открытая и свободная система ...
    • Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM
      Новая ПЛИС Virtex UltraScale+ VU57P от компании Xilinx разработана с целью удовлетворить постоянно растущие потребности клиентов в вычислительной мощности, объеме памяти и скорости чтения/записи данных. Благодаря наличию 16G HBM DRAM, приемопередатчиков 58G PAM4 и высокоскоростных интерфейсов, Virtex UltraScale+ VU57P по праву может считаться одной из самых высокопроизводительных ПЛИС (программируемая логическая интегральная схема) в своем классе. Virtex UltraScale+ VU57P обладает высокой пропускной способностью и вычислительной мощностью, что делает ее прекрасным выбором для использования в ...
    • Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса
      Компания Xilinx объявила о выпуске первой в отрасли 20-нанометровой программируемой вентильной матрицы (FPGA), полностью устойчивой к космическому излучению. Микросхема Kintex UltraScale XQRKU060 со сверхвысокой пропускной способностью предназначена для использования в спутниках и космических кораблях. По словам производителя, возможность «неограниченного» переконфигурирования в процессе эксплуатации и более чем 10-кратное повышение скорости цифровой обработки сигналов по сравнению с аналогичными FPGA предыдущего поколения делают новинку идеально подходящей для применения в космосе. Как ...
    • Microchip PolarFire Программируемое машинное зрение с ПЛИС PolarFire
      Решения PolarFire Smart Embedded Vision открывают новые возможности для внедрения «умных», подключаемых к сети безопасных систем, которые для принятия решений используют визуальные данные. Отмеченные наградами ПЛИС PolarFire компании Microchip потребляют до 50 % меньше мощности, чем конкурирующие устройства на базе статической памяти с произвольным доступом (SRAM). Снабженные гибко настраиваемыми интерфейсами, большой памятью и цифровым сигнальным процессором (DSP), ПЛИС PolarFire идеально подходят для среднеполосных (4K/2K) систем обработки изображений и видеопотоков. Это не имеющее ...
    • Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов
      Корпорация Microchip анонсировала появление нового семейства радиационно стойких ПЛИС RT PolarFire FPGA, которые соответствуют современным требованиям, предъявляемым к полезной нагрузке КА по скорости обработки данных, пропускной способности, энергопотреблению и тепловыделению. В настоящее время разработчики бортовой аппаратуры (БА) космических аппаратов (КА) используют при создании систем радиационно стойкие ПЛИС, отвечающие целям космических миссий по надежности и бесперебойности работы в условиях космоса в течение долгого срока активного существования, способные выдерживать жесткие ...
  • Новости

    29.07.2022 Набор Kria KR260 Robotics Starter Kit от Xilinx 27.07.2022 Ускорение выполнения приложений ИИ с Vitis AI 2.5 от Xilinx 30.03.2022 Расширение сфер применения микросхем Qorvo 23.03.2022 AMD завершила сделку по приобретению Xilinx 22.03.2022 Отладочные платы на серийных чипах Versal от Xilinx 18.02.2022 Релиз Vitis Al 2.0 от Xilinx
  • События

    Календарь событий

Конвертирование проектов цифровых устройств, разрабатываемых на основе ПЛИС и полностью программируемых систем на кристалле фирмы Xilinx в среде ISE Design Suite, в формат САПР Vivado Design Suite. Часть 2

Преобразование проектов, созданных средствами PlanAhead, в формат САПР Vivado Design Suite с использованием функции автоматического импортирования.

Разработка контроллера протокола MIL-STD-1553B на ПЛИС. Часть 1

Существует множество интерфейсов информационного обмена, используемых в промышленных и коммерческих электронных устройствах, например SPI, RS-232, RS-485, Ethernet, USB. Также с избытком хватает справочных материалов и примеров реализации контроллеров этих интерфейсов.

Проектирование умножителя целых чисел со знаком методом правого сдвига и сложения в базисе ПЛИС

Показан пример проектирования последовательностного универсального умножителя целых чисел, представленных в дополнительном коде, методом правого сдвига и сложения (MAC-блок) в базисе ПЛИС. Использование этого метода для умножения чисел в базисе сигнальных процессоров чрезвычайно популярно у разработчиков РЭА. На базе этого метода реализуются схемы быстрого умножения (например, кодирование по Бу...

Разработка контроллера протокола MIL-STD-1553B на ПЛИС. Часть 2

В предыдущей, первой части этой статьи было приведено подробное описание авиационного протокола MIL-STD-1553B. Рассмотрена различная элементная база, необходимая для реализации контроллера этого протокола, выбраны и обоснованы конкретные компоненты. Также проанализирована структурная схема системы управления на базе ПЛИС, о HDL-коде которой мы и расскажем во второй части статьи. Весь материал п...

Решение сложных интерфейсных задач с использованием мостов на микросхемах FPGA сверхнизкой плотности

Сегодня проектировщикам встраиваемых систем приходится решать особо сложные задачи по вводу/выводу данных. С ростом сложности проектируемых систем их все чаще просят предусмотреть возможность использования нескольких интерфейсов ввода/вывода. Круг необходимых вариантов может быть широк — от сопряжения двух промышленных шин до соединения новых высокоскоростных датчиков с ограниченными по времени...

Использование IP Integrator в САПР Vivado для ПЛИС серии 7 и UltraScale

В течение последних лет производители ПЛИС уделяют много внимания повышению эффективности инструментов проектирования при работе с FPGA большой логической емкости. Одним из таких инструментов, который предназначен для представления проекта в виде блок-схем, является IP Integrator. Он добавлен в САПР Vivado 2013.3, как и поддерживаемый им блочный дизайн.

Проектирование для ПЛИС Xilinx с применением языков высокого уровня в среде Vivado HLS

Увеличение логической емкости FPGA делает актуальным переход к новым системам проектирования, которые были бы способны обеспечить эффективное заполнение современных FPGA с приемлемой трудоемкостью. Языки описания аппаратуры, такие как VHDL и Verilog, недостаточно эффективны для решения этой проблемы при объемах программируемых микросхем в сотни тысяч логических ячеек. В настоящее время ведущий ...

Проектирование умножителя методом правого сдвига и сложения с управляющим автоматом в базисе ПЛИС

Для проектирования КИХ-фильтров в базисе процессоров цифровой обработки сигналов (ЦОС-процессор) используется общепринятая методика умножения с накоплением с применением так называемых MAC-блоков из-за отсутствия встроенных комбинационных умножителей [1].

Проектирование схем автоматической регулировки усиления на базе программируемых аналоговых микросхем Anadigm

В статье приведены два метода реализации схем автоматической регулировки усиления на базе программируемых аналоговых микросхем Anadigm. Один из методов предусматривает динамическое изменение элементов схемы и их параметров во время работы с помощью внешнего микропроцессора.

MicroZed — семейство унифицированных модулей для отладки и реализации встраиваемых микропроцессорных систем, проектируемых на основе платформ фирмы Xilinx серии Zynq-7000 AP SoC

Программируемые системы на кристалле (All Programmable System-on-Chip, AP SoC) семейства Zynq-7000 [1–7], серийное производство которых компания Xilinx активно наращивает в настоящее время, получают все более широкое распространение в разнообразных областях применения. Такая тенденция обусловлена, в первую очередь, оптимальным сочетанием функциональных возможностей процессорной системы с архите...