• Комплект Icicle для разработки СнК ПЛИС PolarFire на основе архитектуры RISC-V от Microchip
      Компания Microchip Technology предлагает первый в отрасли комплект разработчика СнК ПЛИС на базе RISC-V для PolarFire — недорогой системы-на-кристалле с малым потреблением. Комплект Icicle Development Kit для СнК ПЛИС PolarFire позволяет объединить усилия многих партнеров по экосистеме Mi-V, чтобы ускорить реализацию проектов и их промышленное внедрение в разных отраслях. Теперь у разработчиков СнК ПЛИС на базе архитектуры RISC-V появилась возможность приступить к проектированию и оценить широкий ряд экосистемной продукции RISC-V, к которой относятся операционные системы реального времени ...
    • RISC-V RISC-V обеспечивает инновационную архитектуру процессоров для SoC FPGA
      Компания Microchip Technology Inc. (далее — Microchip) объявила о выпуске нового семейства PolarFire SoC, которое имеет потребление на 50% меньше, чем микросхемы конкурентов и, соответственно, упрощает решения по отводу тепла. PolarFire SoC — первая в мире система-на-кристалле с детерминированным когерентным кластером процессоров новой архитектуры RISC-V и детерминированной подсистемой памяти L2, позволяющими создавать приложения жесткого реального времени на основе ОС Linux. Для компании Microchip всегда были важны не только структура системы команд (например, открытая и свободная система ...
    • Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM Xilinx Virtex UltraScale+ VU57P – высокопроизводительная ПЛИС с интегрированными приёмопередатчиками 58G PAM4 и 16G HBM
      Новая ПЛИС Virtex UltraScale+ VU57P от компании Xilinx разработана с целью удовлетворить постоянно растущие потребности клиентов в вычислительной мощности, объеме памяти и скорости чтения/записи данных. Благодаря наличию 16G HBM DRAM, приемопередатчиков 58G PAM4 и высокоскоростных интерфейсов, Virtex UltraScale+ VU57P по праву может считаться одной из самых высокопроизводительных ПЛИС (программируемая логическая интегральная схема) в своем классе. Virtex UltraScale+ VU57P обладает высокой пропускной способностью и вычислительной мощностью, что делает ее прекрасным выбором для использования в ...
    • Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса Xilinx представила революционную 20-нм ПЛИС XQRKU060 для космоса
      Компания Xilinx объявила о выпуске первой в отрасли 20-нанометровой программируемой вентильной матрицы (FPGA), полностью устойчивой к космическому излучению. Микросхема Kintex UltraScale XQRKU060 со сверхвысокой пропускной способностью предназначена для использования в спутниках и космических кораблях. По словам производителя, возможность «неограниченного» переконфигурирования в процессе эксплуатации и более чем 10-кратное повышение скорости цифровой обработки сигналов по сравнению с аналогичными FPGA предыдущего поколения делают новинку идеально подходящей для применения в космосе. Как ...
    • Microchip PolarFire Программируемое машинное зрение с ПЛИС PolarFire
      Решения PolarFire Smart Embedded Vision открывают новые возможности для внедрения «умных», подключаемых к сети безопасных систем, которые для принятия решений используют визуальные данные. Отмеченные наградами ПЛИС PolarFire компании Microchip потребляют до 50 % меньше мощности, чем конкурирующие устройства на базе статической памяти с произвольным доступом (SRAM). Снабженные гибко настраиваемыми интерфейсами, большой памятью и цифровым сигнальным процессором (DSP), ПЛИС PolarFire идеально подходят для среднеполосных (4K/2K) систем обработки изображений и видеопотоков. Это не имеющее ...
    • Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов Новое семейство радиационно стойких ПЛИС RT PolarFire от Microchip для бортовых широкополосных систем космических аппаратов
      Корпорация Microchip анонсировала появление нового семейства радиационно стойких ПЛИС RT PolarFire FPGA, которые соответствуют современным требованиям, предъявляемым к полезной нагрузке КА по скорости обработки данных, пропускной способности, энергопотреблению и тепловыделению. В настоящее время разработчики бортовой аппаратуры (БА) космических аппаратов (КА) используют при создании систем радиационно стойкие ПЛИС, отвечающие целям космических миссий по надежности и бесперебойности работы в условиях космоса в течение долгого срока активного существования, способные выдерживать жесткие ...
  • Новости

    29.07.2022 Набор Kria KR260 Robotics Starter Kit от Xilinx 27.07.2022 Ускорение выполнения приложений ИИ с Vitis AI 2.5 от Xilinx 30.03.2022 Расширение сфер применения микросхем Qorvo 23.03.2022 AMD завершила сделку по приобретению Xilinx 22.03.2022 Отладочные платы на серийных чипах Versal от Xilinx 18.02.2022 Релиз Vitis Al 2.0 от Xilinx
  • События

    Календарь событий

Построение узла синтезатора синхросигналов различной частоты в логическом проекте ПЛИС серии Spartan-3E фирмы Xilinx

В современных цифровых устройствах массово применяются интегральные микросхемы класса «система на кристалле» (СнК). Современные ПЛИС по уровню интеграции и набору встроенных аппаратных ядер позволяют проектировать на их основе системы на программируемом кристалле, содержащие процессорные ядра, блоки памяти, периферийные модули и каналы интерфейсов ввода/вывода. Для синхронизации проектов такой ...

Описание архитектуры FPGA семейств UltraScale компании Xilinx

В конце 2013 года компания Xilinx, ведущий производитель программируемых логических интегральных схем, объявила об отгрузке заказчику первых образцов FPGA нового семейства Kintex UltraScale, выполненного с соблюдением 20-нм технологических норм. В ожидании начала серийных поставок нужно проанализировать возможности новых семейств и те изменения в подходах к проектированию, которые могут стать с...

Модель узла управления динамическим 7-сегментным индикатором с подавлением дребезга контактов кнопок в объеме ПЛИС Xilinx Artix-7 для отладочной платы Digilent Nexys 4

В статье детально описан логический проект ПЛИС Xilinx XC7A100T, установленной на отладочной плате Nexys 4 фирмы Digilent. В состав проекта входят следующие функциональные узлы, описанные в виде синтезируемых моделей на языке Verilog: схема синтеза тактовой частоты, генератор сигнала начальной установки, фильтр подавления дребезга контактов кнопок, реверсивный счетчик с загрузкой и узел управле...

Средства автоматизированного проектирования и этапы разработки встраиваемых микропроцессорных систем на базе расширяемых процессорных платформ семейства Zynq-7000 AP SoC

Кристаллы расширяемых процессорных платформ Extensible Processing Platform (EPP) семейства Zynq‑7000 AP SoC, выпускаемые фирмой Xilinx, представляют собой наиболее перспективную и динамично развивающуюся элементную базу для реализации высокоскоростных встраиваемых микропроцессорных систем.

Разработка контроллера протокола MIL-STD‑1553B на ПЛИС. Часть 3

В предыдущей, второй части статьи автор начал рассматривать HDL-код проекта на ПЛИС, который описывает контроллер авиационного протокола MIL-STD 1553B. Из всех модулей были рассмотрены передатчик (Transmitter.v) и приемник (Receiver.v). Были приведены временные диаграммы для лучшего понимания кода модулей. Модули передатчика и приемника обеспечивают декодирование и кодирование слов стандарта M...

Разработка приложений для СнК SmartFusion2 с использованием Libero SoC и SoftConsole.
Часть 10. Знакомьтесь, RISC-V

В статье рассмотрены предпосылки появления новой процессорной архитектуры RISC-V и пример проекта с использованием IP-ядра процессора RISC-V разработки корпорации Microsemi.

Создание защищенных пользовательских приложений на базе СнК SmartFusion2 компании Microsemi.
Часть 6. Криптографическая защита IP-ядер в Libero SoC

В предыдущих статьях [7–11] были рассмотрены вопросы взаимодействия между микроконтроллерной подсистемой (MSS) и массивом ПЛИС (FPGA Fabric) через контроллер FIC, а также технология создания IP-ядер на стандартные интерфейсные шины AHB-Light и APB компании ARM. В предлагаемой и последующих публикациях проанализированы аспекты криптографической защиты IP-ядер с использованием программных средств.

Проектирование цифровых устройств на базе ПЛИС фирмы Xilinx в САПР серии Vivado HLx Design Suite. Часть 18

При открытии базы данных реализованного проекта разработчику предоставляется не только доступ к дополнительным инструментам анализа результатов размещения и трассировки разрабатываемого устройства в кристалле программируемой логики или расширяемой процессорной платформы, но и возможность их оперативной коррекции. Редактирование результатов выполнения проекта в ПЛИС или программируемой системе н...

Систолические КИХ-фильтры в базисе ПЛИС

Систолический КИХ-фильтр считается оптимальным решением для параллельных архитектур цифровых фильтров. Реализация систолических КИХ-фильтров на 256 отводов в базисе современных ПЛИС позволяет обеспечить производительность до 500 MSPS (500 отсчетов в секунду) по сравнению с КИХ-фильтрами на базе MAC-блоков ЦОС-процессоров среднего класса производительностью 4 MSPS. Например, функция XtremeDSP Di...

Применение ЭСППЗУ 5576РС1У(EPC4) для серии ПЛИС 5578

Статья продолжает публикации в журнале «Компоненты и технологии» [1, 2], посвященные ЭСППЗУ, предназначенному для конфигурирования ПЛИС от компаний АО «ПКК Миландр» и АО «КТЦ «Электроника». В предложенном материале речь идет о решении по применению 5576РС1У в схеме каскадного соединения. Рассматривается методика генерации файлов конфигурации ПЛИС с расширением *.pof для программирования двух ...